تکنیکهای معماری کامپیوتر برای بازدهی انرژی ۲۰۲۲
Computer Architecture Techniques for Power-Efficiency 2022
دانلود کتاب تکنیکهای معماری کامپیوتر برای بازدهی انرژی ۲۰۲۲ (Computer Architecture Techniques for Power-Efficiency 2022) با لینک مستقیم و فرمت pdf (پی دی اف)
| نویسنده |
Stefanos Kaxiras, Margaret Martonosi |
|---|
ناشر:
Springer Nature
۳۰ هزار تومان تخفیف با کد «OFF30» برای اولین خرید
| سال انتشار |
2022 |
|---|---|
| زبان |
English |
| تعداد صفحهها |
207 |
| نوع فایل |
|
| حجم |
15.0MB |
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
🏷️
378,000 تومان
قیمت اصلی: ۳۷۸٬۰۰۰ تومان بود.
298,000 تومان
قیمت فعلی: ۲۹۸٬۰۰۰ تومان.
📥 دانلود نسخهی اصلی کتاب به زبان انگلیسی(PDF)
🧠 به همراه ترجمهی فارسی با هوش مصنوعی
🔗 مشاهده جزئیات
دانلود مستقیم PDF
ارسال فایل به ایمیل
پشتیبانی ۲۴ ساعته
توضیحات
معرفی کتاب تکنیکهای معماری کامپیوتر برای بازدهی انرژی ۲۰۲۲
در چند سال اخیر، اتلاف توان به یک محدودیت طراحی مهم، همتراز با عملکرد، در طراحی سیستمهای کامپیوتری جدید تبدیل شده است. در حالی که در گذشته، وظیفه اصلی معمار کامپیوتر، تبدیل بهبودها در فرکانس کاری و تعداد ترانزیستورها به عملکرد بود، اکنون بهرهوری توان باید در هر مرحله از فرآیند طراحی در نظر گرفته شود. در حالی که معماران برای مدتی در ارائه بهبود سالانه ۴۰ تا ۵۰ درصدی در عملکرد پردازنده موفق بودهاند، هزینههایی که قبلاً نادیده گرفته میشد، در نهایت دامنگیر شدند. مهمترینِ این هزینهها، افزایش بیامان در اتلاف توان و چگالی توان در پردازندهها است. مسائل مربوط به اتلاف توان، حوزههای موضوعی جدیدی را در معماری کامپیوتر ایجاد کرده و منجر به حجم قابل توجهی از کار بر روی معماریهای کممصرفتر شده است. اتلاف توان همراه با کاهش بازدهی عملکرد، همچنین دلیل اصلی تغییر از معماری تک هستهای به معماری چند هستهای و کاهش سرعت افزایش فرکانس بود. هدف این کتاب، مستندسازی برخی از مهمترین تکنیکهای معماری است که برای کاهش اتلاف توان پویا و ایستا در پردازندهها و سلسله مراتب حافظه ابداع، پیشنهاد و اعمال شدهاند. تعداد قابل توجهی از تکنیکها برای طیف گستردهای از شرایط پیشنهاد شدهاند و این کتاب با تمرکز بر ویژگیهای مشترک آنها، این تکنیکها را سنتز میکند. فهرست مطالب: مقدمه / مدلسازی، شبیهسازی و اندازهگیری / استفاده از تنظیمات ولتاژ و فرکانس برای مدیریت توان پویا / بهینهسازی ظرفیت خازنی و فعالیت سوئیچینگ برای کاهش توان پویا / مدیریت توان ایستا (نشتی) / نتیجهگیری
فهرست کتاب:
۱. روی جلد
۲. صفحهٔ حق تکثیر
۳. صفحهٔ عنوان
۴. فهرست مطالب
۵. مقدمه
۶. مدلسازی، شبیهسازی و اندازهگیری
۷. استفاده از تنظیمات ولتاژ و فرکانس برای مدیریت توان دینامیکی
۸. بهینهسازی ظرفیت خازنی و فعالیت سوئیچینگ برای کاهش توان دینامیکی
۹. مدیریت توان استاتیک (نشتی)
۱۰. نتایج
توضیحات(انگلیسی)
In the last few years, power dissipation has become an important design constraint, on par with performance, in the design of new computer systems. Whereas in the past, the primary job of the computer architect was to translate improvements in operating frequency and transistor count into performance, now power efficiency must be taken into account at every step of the design process. While for some time, architects have been successful in delivering 40% to 50% annual improvement in processor performance, costs that were previously brushed aside eventually caught up. The most critical of these costs is the inexorable increase in power dissipation and power density in processors. Power dissipation issues have catalyzed new topic areas in computer architecture, resulting in a substantial body of work on more power-efficient architectures. Power dissipation coupled with diminishing performance gains, was also the main cause for the switch from single-core to multi-core architectures and aslowdown in frequency increase. This book aims to document some of the most important architectural techniques that were invented, proposed, and applied to reduce both dynamic power and static power dissipation in processors and memory hierarchies. A significant number of techniques have been proposed for a wide range of situations and this book synthesizes those techniques by focusing on their common characteristics. Table of Contents: Introduction / Modeling, Simulation, and Measurement / Using Voltage and Frequency Adjustments to Manage Dynamic Power / Optimizing Capacitance and Switching Activity to Reduce Dynamic Power / Managing Static (Leakage) Power / Conclusions
Table of Contents
1. Cover
2. Copyright Page
3. Title Page
4. Contents
5. Introduction
6. Modeling, Simulation,and Measurement
7. Using Voltage and Frequency Adjustments to ManageDynamic Power
8. Optimizing Capacitance and Switching Activity to Reduce Dynamic Power
9. Managing Static (Leakage) Power
10. Conclusions
دیگران دریافت کردهاند
هوش مصنوعی برای معماری کامپیوتر: اصول، کاربردها و چشماندازها ۲۰۲۲
AI for Computer Architecture: Principles, Practice, and Prospects 2022
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
روشهای ارزیابی عملکرد معماری کامپیوتر ۲۰۲۲
Computer Architecture Performance Evaluation Methods 2022
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
معماری کامپیوتر تحملپذیر خطا ۲۰۲۲
Fault Tolerant Computer Architecture 2022
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
معماری کامپیوتر سیستمهای خبره بلادرنگ ۲۰۱۸
Real-Time Expert Systems Computer Architecture 2018
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
معماری کامپیوتر ۲۰۱۶
Computer Architecture 2016
مهندسی و فناوری, الکترونیک, علوم کامپیوتر, پردازش تصویر, سخت افزار, سواد رایانهای, فناوری اطلاعات, مدارها, معماری سیستم های کامپیوتری, مهندسی برق و مخابرات, مهندسی کامپیوتر
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
روندهای فناوری معماری کامپیوتر ۲۰۱۳
Computer Architecture Technology Trends 2013
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
✨ ضمانت تجربه خوب مطالعه
بازگشت کامل وجه
در صورت مشکل، مبلغ پرداختی بازگردانده می شود.
دانلود پرسرعت
دانلود فایل کتاب با سرعت بالا
ارسال فایل به ایمیل
دانلود مستقیم به همراه ارسال فایل به ایمیل.
پشتیبانی ۲۴ ساعته
با چت آنلاین و پیامرسان ها پاسخگو هستیم.
ضمانت کیفیت کتاب
کتاب ها را از منابع معتیر انتخاب می کنیم.
