طراحی الکترونیک کم مصرف ۲۰۱۸
Low-Power Electronics Design 2018

دانلود کتاب طراحی الکترونیک کم مصرف ۲۰۱۸ (Low-Power Electronics Design 2018) با لینک مستقیم و فرمت pdf (پی دی اف)

نویسنده

Christian Piguet, Vojin G. Oklobdzija, Christian Piguet

ناشر: CRC Press
voucher-1

۳۰ هزار تومان تخفیف با کد «OFF30» برای اولین خرید

سال انتشار

2018

زبان

English

تعداد صفحه‌ها

912

نوع فایل

pdf

حجم

40 Mb

🏷️ قیمت اصلی: 200,000 تومان بود.قیمت فعلی: 129,000 تومان.

🏷️ قیمت اصلی: ۳۷۸٬۰۰۰ تومان بود. قیمت فعلی: ۲۹۸٬۰۰۰ تومان.

📥 دانلود نسخه‌ی اصلی کتاب به زبان انگلیسی(PDF)
🧠 به همراه ترجمه‌ی فارسی با هوش مصنوعی 🔗 مشاهده جزئیات

دانلود مستقیم PDF

ارسال فایل به ایمیل

پشتیبانی ۲۴ ساعته

توضیحات

معرفی کتاب طراحی الکترونیک کم مصرف ۲۰۱۸

مصرف توان مدارهای مجتمع یکی از چالش برانگیزترین موضوعات در طراحی تراشه های پر کارآیی و دستگاه های قابل حمل است. مطالعه ی روش های طراحی صرفه جو در مصرف توان اکنون باید موضوعاتی مانند سیستم روی تراشه، نرم افزارهای تعبیه شده و آینده ی میکروالکترونیک را نیز در بر گیرد. کتاب “طراحی الکترونیک کم مصرف” تمامی جنبه های اصلی طراحی کم مصرف مدارهای مجتمع در فناوری های زیر نیم میکرون را پوشش می دهد و به موضوعات نوظهور مرتبط با طراحی آینده می پردازد. این کتاب در فصل های جداگانه ای که توسط نویسندگان متخصص نوشته شده است، تکنیک های مختلف کم مصرف متولد شده در دهه گذشته را بررسی می کند. همچنین حوزه ها و رشته های مختلفی که بر مصرف توان تاثیر می گذارند از جمله پردازنده ها، مدارهای پیچیده، نرم افزار، ابزارهای CAD، منابع انرژی و مدیریت انرژی را مورد بحث قرار می دهد. نویسندگان با ارائه تکنیک هایی که نویدبخش هستند اما هنوز به واقعیت نپیوسته اند، به آنچه بسیاری از متخصصان در مورد آینده پیش بینی می کنند، می پردازند. آن ها نانوتکنولوژی ها، مدارهای نوری، شبکه های Ad hoc، پوشاک الکترونیکی و همچنین منابع انرژی انسان محور را مورد بررسی قرار می دهند. کتاب “طراحی الکترونیک کم مصرف” تصویری کامل از روش های امروزی برای کاهش توان ارائه می دهد و همچنین پیشرفت های طراحی تراشه را نشان می دهد که ممکن است 10 یا 15 سال آینده به روشی عادی تبدیل شوند.


فهرست کتاب:

۱. روی جلد

۲. پیشگفتار

۳. سردبیر

۴. نویسندگان همکار

۵. فهرست مطالب

۶. بخش اول. فناوری‌ها و دستگاه‌ها

۷. فصل ۱. تاریخچه الکترونیک کم‌مصرف

۸. فصل ۲. تکامل فناوری‌های حجیم و SOI زیر میکرون عمیق

۹. فصل ۳. نشتی در فناوری‌های نانومتری CMOS

۱۰. فصل ۴. میکروالکترونیک، نانوالکترونیک و آینده الکترونیک

۱۱. فصل ۵. تحقیقات پیشرفته در اتصالات نوری روی تراشه

۱۲. بخش دوم. مدارهای کم‌مصرف

۱۳. فصل ۶. مدل‌سازی برای طراحی در فناوری‌های زیر میکرون عمیق

۱۴. فصل ۷. مدارهای منطقی و سلول‌های استاندارد

۱۵. فصل ۸. مدارهای منطقی دینامیکی بسیار سریع کم‌مصرف

۱۶. فصل ۹. اپراتورهای محاسباتی کم‌مصرف

۱۷. فصل ۱۰. تکنیک‌های مداری برای کاهش توان دینامیکی

۱۸. فصل ۱۱. VHDL برای توان کم

۱۹. فصل ۱۲. زمان‌بندی سیستم‌های چند گیگاهرتزی

۲۰. فصل ۱۳. تکنیک‌های مداری برای کاهش نشتی

۲۱. فصل ۱۴. ارتباطات کم‌مصرف و کم‌ولتاژ برای SoCs

۲۲. فصل ۱۵. مدارهای آدیاباتیک و تغذیه شده با پالس ساعت

۲۳. فصل ۱۶. اینورژن ضعیف برای منطق فوق‌العاده کم‌مصرف

۲۴. فصل ۱۷. استحکام مدارهای دیجیتال در ولتاژهای پایین‌تر

۲۵. بخش سوم. پردازنده‌ها و حافظه‌های کم‌مصرف

۲۶. فصل ۱۸. تکنیک‌هایی برای کمینه‌سازی توان و تغییرات فرآیند

۲۷. فصل ۱۹. پردازنده‌های سیگنال دیجیتال (DSPs) کم‌مصرف

۲۸. فصل ۲۰. پردازنده‌های پیکربندی‌پذیر با بازده انرژی

۲۹. فصل ۲۱. Macgic، یک پردازنده سیگنال دیجیتال (DSP) پیکربندی‌پذیر کم‌مصرف

۳۰. فصل ۲۲. پردازنده‌های ناهمزمان کم‌مصرف

۳۱. فصل ۲۳. پردازنده‌های باند پایه کم‌مصرف برای ارتباطات

۳۲. فصل ۲۴. کاهش توان حالت آماده به کار برای حافظه‌های SRAM

۳۳. فصل ۲۵. طراحی حافظه کش کم‌مصرف

۳۴. فصل ۲۶. سازماندهی حافظه برای سیستم‌های نهفته با انرژی کم

۳۵. بخش چهارم. سیستم‌های روی تراشه کم‌مصرف

۳۶. فصل ۲۷. موازنه عملکرد توان در طراحی SoCs

۳۷. فصل ۲۸. SoC کم‌مصرف با تولید سیستم‌عامل‌های آگاه از توان

۳۸. فصل ۲۹. ذخیره‌سازی داده و ارتباطات کم‌مصرف برای SoC

۳۹. فصل ۳۰. شبکه‌های روی تراشه: طراحی با بازده انرژی برای اتصال داخلی SoC

۴۰. فصل ۳۱. گیرنده‌های فرستنده‌های RF فوق‌العاده کم‌مصرف بسیار یکپارچه برای شبکه‌های حسگر بی‌سیم

۴۱. فصل ۳۲. پروتکل‌های مسیریابی درخواستی آگاه از توان برای شبکه‌های موردی بی‌سیم موبایل

۴۲. فصل ۳۳. مدل‌سازی سطوح محاسباتی، حسگری و محرک

۴۳. بخش پنجم. نرم‌افزار نهفته

۴۴. فصل ۳۴. تکنیک‌های نرم‌افزاری کم‌مصرف

۴۵. فصل ۳۵. بهینه‌سازی کامپایلر برای توان/انرژی کم

۴۶. فصل ۳۶. طراحی هسته‌های پردازنده کم‌مصرف با استفاده از جریان ابزار هدف‌گذاری مجدد

۴۷. فصل ۳۷. پیشرفت‌های اخیر در طراحی کم‌مصرف و اتوماسیون پوشش‌دهی عملکردی از مراحل اولیه طراحی سطح سیستم

۴۸. بخش ششم. ابزارهای CAD برای توان کم

۴۹. فصل ۳۸. تخمین و تحلیل توان در سطح بالا

۵۰. فصل ۳۹. ماکرو مدل‌های توان برای تخمین توان در سطح بالا

۵۱. فصل ۴۰. جریان طراحی کم‌مصرف Synopsys

۵۲. فصل ۴۱. جریان کم‌مصرف Magma

۵۳. فصل ۴۲. جریان طراحی Sequence برای طراحی حساس به توان

۵۴. بخش هفتم. سلول‌های باتری، منابع انرژی و خنک‌سازی تراشه

۵۵. فصل ۴۳. بهینه‌سازی عمر باتری برای مدارهای آگاه از انرژی

۵۶. فصل ۴۴. پیل‌های سوختی مینیاتوری برای کاربردهای قابل حمل

۵۷. فصل ۴۵. توان تولید شده توسط انسان برای الکترونیک موبایل

۵۸. فصل ۴۶. خنک‌سازی تراشه: چرا – چگونه

۵۹. پشت جلد

 

توضیحات(انگلیسی)

The power consumption of integrated circuits is one of the most problematic considerations affecting the design of high-performance chips and portable devices. The study of power-saving design methodologies now must also include subjects such as systems on chips, embedded software, and the future of microelectronics. Low-Power Electronics Design covers all major aspects of low-power design of ICs in deep submicron technologies and addresses emerging topics related to future design. This volume explores, in individual chapters written by expert authors, the many low-power techniques born during the past decade. It also discusses the many different domains and disciplines that impact power consumption, including processors, complex circuits, software, CAD tools, and energy sources and management. The authors delve into what many specialists predict about the future by presenting techniques that are promising but are not yet reality. They investigate nanotechnologies, optical circuits, ad hoc networks, e-textiles, as well as human powered sources of energy. Low-Power Electronics Design delivers a complete picture of today’s methods for reducing power, and also illustrates the advances in chip design that may be commonplace 10 or 15 years from now.


Table of Contents

1. Front cover

2. Preface

3. Editor-in-Chief

4. Contributors

5. Table of Contents

6. Section I. Technologies and Devices

7. Chapter 1. History of Low-Power Electronics

8. Chapter 2. Evolution of Deep Submicron Bulk and SOI Technologies

9. Chapter 3. Leakage in CMOS Nanometric Technologies

10. Chapter 4. Microelectronics, Nanoelectronics, and the Future of Electronics

11. Chapter 5. Advanced Research in On-Chip Optical Interconnects

12. Section II. Low-Power Circuits

13. Chapter 6. Modeling for Designing in Deep Submicron Technologies

14. Chapter 7. Logic Circuits and Standard Cells

15. Chapter 8. Low-Power Very Fast Dynamic Logic Circuits

16. Chapter 9. Low-Power Arithmetic Operators

17. Chapter 10. Circuits Techniques for Dynamic Power Reduction

18. Chapter 11. VHDL for Low Power

19. Chapter 12. Clocking Multi-GHz Systems

20. Chapter 13. Circuit Techniques for Leakage Reduction

21. Chapter 14. Low-Power and Low-Voltage Communication for SoCs

22. Chapter 15. Adiabatic and Clock-Powered Circuits

23. Chapter 16. Weak Inversion for Ultimate Low-Power Logic

24. Chapter 17. Robustness of Digital Circuits at Lower Voltages

25. Section III. Low-Power Processors and Memories

26. Chapter 18. Techniques for Power and Process Variation Minimization

27. Chapter 19. Low-Power DSPs

28. Chapter 20. Energy-Efficient Reconfigurable Processors

29. Chapter 21. Macgic, a Low-Power Reconfigurable DSP

30. Chapter 22. Low-Power Asynchronous Processors

31. Chapter 23. Low-Power Baseband Processors for Communications

32. Chapter 24. Stand-By Power Reduction for SRAM Memories

33. Chapter 25. Low-Power Cache Design

34. Chapter 26. Memory Organization for Low-Energy Embedded Systems

35. Section IV. Low-Power Systems on Chips

36. Chapter 27. Power Performance Trade-Offs in Design of SoCs

37. Chapter 28. Low-Power SoC with Power-Aware Operating Systems Generation

38. Chapter 29. Low-Power Data Storage and Communication for SoC

39. Chapter 30. Networks on Chips: Energy-Efficient Design of SoC Interconnect

40. Chapter 31. Highly Integrated Ultra-Low Power RF Transceivers for Wireless Sensor Networks

41. Chapter 32. Power-Aware On-Demand Routing Protocols for Mobile Ad Hoc Networks

42. Chapter 33. Modeling Computational, Sensing, and Actuation Surfaces

43. Section V. Embedded Software

44. Chapter 34. Low-Power Software Techniques

45. Chapter 35. Low-Power/Energy Compiler Optimizations

46. Chapter 36. Design of Low-Power Processor Cores Using a Retargetable Tool Flow

47. Chapter 37. Recent Advances in Low-Power Design and Functional Coverification Automation from the Earliest System-Level Design Stages

48. Section VI. CAD Tools for Low Power

49. Chapter 38. High-Level Power Estimation and Analysis

50. Chapter 39. Power Macro-Models for High-Level Power Estimation

51. Chapter 40. Synopsys Low-Power Design Flow

52. Chapter 41. Magma Low-Power Flow

53. Chapter 42. Sequence Design Flow for Power-Sensitive Design

54. Section VII. Battery Cells, Sources of Energy, and Chip Cooling

55. Chapter 43. Battery Lifetime Optimization for Energy-Aware Circuits

56. Chapter 44. Miniature Fuel Cells for Portable Applications

57. Chapter 45. Human-Generated Power for Mobile Electronics

58. Chapter 46. Chip Cooling: Why – How

59. Back cover

دیگران دریافت کرده‌اند

✨ ضمانت تجربه خوب مطالعه

بازگشت کامل وجه

در صورت مشکل، مبلغ پرداختی بازگردانده می شود.

دانلود پرسرعت

دانلود فایل کتاب با سرعت بالا

ارسال فایل به ایمیل

دانلود مستقیم به همراه ارسال فایل به ایمیل.

پشتیبانی ۲۴ ساعته

با چت آنلاین و پیام‌رسان ها پاسخگو هستیم.

ضمانت کیفیت کتاب

کتاب ها را از منابع معتیر انتخاب می کنیم.