زبانهای توصیف سختافزار کامپیوتر و کاربردهای آنها ۲۰۱۴
Computer Hardware Description Languages and their Applications 2014
دانلود کتاب زبانهای توصیف سختافزار کامپیوتر و کاربردهای آنها ۲۰۱۴ (Computer Hardware Description Languages and their Applications 2014) با لینک مستقیم و فرمت pdf (پی دی اف) و ترجمه فارسی
| نویسنده |
D. Agnew, L. Claesen, R. Camposano |
|---|
ناشر:
Elsevier
۳۰ هزار تومان تخفیف با کد «OFF30» برای اولین خرید
| سال انتشار |
2014 |
|---|---|
| زبان |
English |
| تعداد صفحهها |
618 |
| نوع فایل |
|
| حجم |
33.0 MB |
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
🏷️
378,000 تومان
قیمت اصلی: ۳۷۸٬۰۰۰ تومان بود.
298,000 تومان
قیمت فعلی: ۲۹۸٬۰۰۰ تومان.
📥 دانلود نسخهی اصلی کتاب به زبان انگلیسی(PDF)
🧠 به همراه ترجمهی فارسی با هوش مصنوعی
🔗 مشاهده جزئیات
دانلود مستقیم PDF
ارسال فایل به ایمیل
پشتیبانی ۲۴ ساعته
توضیحات
معرفی کتاب زبانهای توصیف سختافزار کامپیوتر و کاربردهای آنها ۲۰۱۴
زبانهای توصیف سختافزار (HDL) به عنوان یکی از اصلیترین ابزارها برای طراحی سیستمهای الکترونیکی جایگاه خود را تثبیت کردهاند. علاقه و استفاده از این زبانها به دلیل افزایش پیچیدگی سیستمها، رشد سنتز مبتنی بر HDL، تحقیقات در مورد روشهای طراحی رسمی و بسیاری از پیشرفتهای مرتبط دیگر، به سرعت در حال گسترش است.
هدف این اثر پژوهشی، مشارکت موثر در توسعهی بیشتر این حوزه است. موضوعات زیر به طور عمیق مورد بررسی قرار میگیرند: طراحی و تحلیل سیستم مبتنی بر BDD؛ اعتبارسنجی رسمی در سطح سیستم؛ استدلال رسمی بر روی سختافزار؛ زبانهای مورد استفاده برای مشخصات پروتکل؛ VHDL؛ روشهای طراحی مبتنی بر HDL؛ سنتز سطح بالا؛ و زبانهای توصیف سختافزار متنی/گرافیکی.
مقالات کوتاهی نیز در برگیرندهی مباحث مربوط به برداشت طراحی پیشرفته و کارهای اخیر در زمینه سنتز سطح بالا و اعتبارسنجی رسمی ارائه شدهاند. علاوه بر این، چندین سخنرانی مدعو دربارهی مسائل کلیدی، پیشرفتهای اخیر در طراحی سیستمهای بیدرنگ، اعتبارسنجی خودکار مدارهای ترتیبی و زبانهای مورد استفاده برای مشخصات پروتکل را مورد بحث و خلاصه قرار میدهند.
فهرست کتاب:
۱. روی جلد
۲. زبانهای توصیف سختافزار کامپیوتر و کاربردهای آنها
۳. صفحه حق تکثیر
۴. فهرست مطالب
۵. پیشگفتار
۶. سازمان کنفرانس
۷. “سیستمهای توزیعشده بیدرنگ (ارائه مدعو)” ماریو آر. بارباچی، دانشگاه کارنگی ملون
۸. سیستمهای توزیعشده بیدرنگ
۹. جلسه: تکنیکهای طراحی و تحلیل مبتنی بر BDD، رئیس: لوس کلاسن
۱۰. تأیید پروتکل انسجام کش Futurebus+*
۱۱. فصل ۰۳. “بهرهبرداری از تکنیکهای پیمایش نمادین برای دستکاری کارآمد جبر فرآیند”
۱۲. فصل ۰۴. “تایید سخت افزار با استفاده از BDD های مرتبه اول”
۱۳. جلسه: روشهای طراحی مبتنی بر HDL، رئیس: فرانتس رامیگ
۱۴. فصل ۰۵. “همطراحی سختافزار/نرمافزار با PRAMها با استفاده از CoDES”
۱۵. فصل ۰۶. “Prevail-DM: یک محیط مبتنی بر چارچوب برای تأیید رسمی سختافزار”
۱۶. فصل ۰۷. “تایید بهتر از طریق تقارن”
۱۷. جلسه: سنتز و تأیید، رئیس: ماریو بارباچی
۱۸. فصل ۰۸. “یک روش مبتنی بر بازنویسی برای تأیید رسمی ریزپردازندهها”
۱۹. فصل ۰۹. “استدلال در مورد نوع داده سیگنال بسته منطقی استاندارد VHDL”
۲۰. فصل ۱۰. “یک سنتز مسیر داده کارآمد مبتنی بر توصیف الگوریتمی تحت محدودیتهای زمان و مساحت”
۲۱. فصل ۱۱. “ادغام تأیید بولی با اشتقاق رسمی”
۲۲. فصل ۱۲. “تأیید خودکار سطح بالا در برابر مشخصات الگوریتمی ساعتدار”
۲۳. فصل ۱۳. “رویکرد گام رو به عقب در تأیید FSM”
۲۴. ارائه مدعو: تأیید خودکار طرحهای مدار ترتیبی، ادموند ام. کلارک، دانشگاه کارنگی ملون
۲۵. تأیید خودکار طرحهای مدار ترتیبی
۲۶. جلسه: مشخصات پروتکل، رئیس: اد سرنی
۲۷. فصل ۱۴. “به سوی مبنایی برای مشخصات پروتکل و تجزیه فرآیند”
۲۸. فصل ۱۵. “ادغام SDL و VHDL برای طراحی سختافزار در سطح سیستم”
۲۹. جلسه: استدلال رسمی در مورد ساختارهای منظم، رئیس: کارلوس دلگادو کلوس
۳۰. فصل ۱۶. استدلال در مورد ساختارهای آرایه با استفاده از یک منطق نوعدار وابسته
۳۱. فصل ۱۷. “توصیف VHDL و تأیید رسمی ضربکنندههای سیستولیک”
۳۲. فصل ۱۸. بازنویسی تحولآفرین با روبی
۳۳. جلسه: سنتز سطح بالا، رئیس: فلاویو واگنر
۳۴. فصل ۱۹. “نمایشی برای اتصال عملکرد RT-Component به رفتار HDL”
۳۵. فصل ۲۰. “مشخصات و اندازهگیری عملکرد”
۳۶. فصل ۲۱. “سنتز خودکار همگامسازیهای ترتیبی”
۳۷. جلسه: ضبط طراحی، رئیس: ادموند ام. کلارک
۳۸. فصل ۲۲. “تعیین سیستمهای سختافزاری در LOTOS”
۳۹. فصل ۲۳. “HML: یک زبان توصیف سختافزار مبتنی بر استاندارد ML”
۴۰. فصل ۲۴. “یک تغییر جهتگیری شی گرا کارآمد از فرمالیسم Statecharts برای سیستمهای توزیعشده بیدرنگ”
۴۱. فصل ۲۵. “پیوند ابزارهای طراحی سیستم و ابزارهای طراحی سختافزار”
۴۲. فصل ۲۶. “سیستم تولید مدل VHDL خودکار”
۴۳. فصل ۲۷. سیستم تولید مدل VHDL خودکار
۴۴. فصل ۲۸. “دستیار مدلساز: یک ابزار CAD برای توسعه مدل رفتاری”
۴۵. فصل ۲۹. “انسولین: یک محیط شبیهسازی مجموعه دستورالعمل”
۴۶. “زبانهای مشخصات برای پروتکلهای ارتباطی (ارائه مدعو)”
۴۷. جلسه: مشخصات زمانبندی در HDLها، رئیس: جان برزووسکی
۴۸. فصل ۳۰. “ادغام رفتار و زمانبندی در مشخصات اجرایی”
۴۹. فصل ۳۱. “ESP: یک زبان مشخصات اجرایی برای مدارهای کنترل زمانبندی ترکیبی”
۵۰. جلسه: HDLهای متنی و گرافیکی، رئیس: رابرت هام
۵۱. فصل ۳۲. “UDL/I نسخه دو: افق جدیدی از استانداردهای HDL”
۵۲. فصل ۳۳. “سبکهای مدلسازی Verilog HDL برای تأیید رسمی”
۵۳. فصل ۳۴. “یک زبان توصیف سختافزار بصری”
۵۴. فصل ۳۵. “سنتز سطح مفهوم طراحی متنی/گرافیکی”
۵۵. جلسات: VHDL
۵۶. فصل ۳۶. “مشخصات و طراحی سطح سیستم با استفاده از VHDL: یک مطالعه موردی”
۵۷. فصل ۳۷. “تعریف معنایی هسته شبیهسازی VHDL”
۵۸. فصل ۳۸. “بررسی قوانین DFT با یک شبیهساز VHDL”
۵۹. فصل ۳۹. “موجودیتهای VHDL پارامتریشده برای شبیهسازی مدارهای ترکیبی”
۶۰. فصل ۴۰. “مدلسازی رفتار زمانبندی مدارهای منطقی با استفاده از مدلهای خطی تکهای”
۶۱. فصل ۴۱. “Analog-VHDL: به عنوان یک برنامه کاربردی، یک مثال واقعی”
توضیحات(انگلیسی)
Hardware description languages (HDLs) have established themselves as one of the principal means of designing electronic systems. The interest in and usage of HDLs continues to spread rapidly, driven by the increasing complexity of systems, the growth of HDL-driven synthesis, the research on formal design methods and many other related advances.This research-oriented publication aims to make a strong contribution to further developments in the field. The following topics are explored in depth: BDD-based system design and analysis; system level formal verification; formal reasoning on hardware; languages for protocol specification; VHDL; HDL-based design methods; high level synthesis; and text/graphical HDLs. There are short papers covering advanced design capture and recent work in high level synthesis and formal verification. In addition, several invited presentations on key issues discuss and summarize recent advances in real time system design, automatic verification of sequential circuits and languages for protocol specification.
Table of Contents
1. Front Cover
2. Computer Hardware Description Languages and Their Applications
3. Copyright Page
4. Table of Contents
5. Preface
6. Conference Organization
7. “Real Time Distributed Systems (invited presentation)” Mario R. Barbacci, Carnegie Mellon University
8. Real-time Distributed Systems
9. Session : BDD-based Design and Analysis Techniques chair: Luc Claesen
10. Verification of the Futurebus+ Cache Coherence Protocol*
11. Chapter 03.”Exploiting Symbolic Traversal Techniques for Efficient Process Algebra Manipulation”
12. Chapter 04.”Hardware- Verification using First Order BDDs “
13. Session: HDL-based Design Methods chair: Franz Rammig
14. Chapter 05.”HW/SW Co-Design with PRAMs Using CoDES”
15. Chapter 06.”Prevail-DM: A Framework-Based Environment for Formal Hardware Verification “
16. Chapter 07.”Better Verification Through Symmetry”
17. Session: Synthesis and Verification chair: Mario Barbacci
18. Chapter 08.”A Rewriting Based Method for the Formal Verification of Microprocessors”
19. Chapter 09.”Reasoning about the VHDL Standard Logic Package Signal Data Type “
20. Chapter 10.”An Efficient Data-Path Synthesis Based on Algorithmic Description under the Constraints of Time and Area”
21. Chapter 11.”Integrating Boolean Verification with Formal Derivation”
22. Chapter 12.”Automated High-level Verification Against Clocked Algorithmic Specifications”
23. Chapter 13.”The Backward Walk Approach in FSM Verification”
24. Invited Presentation : Automatic Verification of Sequential Circuit Designs Edmund M. Clarke, Carnegie Mellon University
25. Automatic Verification of Sequential Circuit Designs
26. Session: Protocol Specification chair: Ed Cerny
27. Chapter 14.”Toward a Basis for Protocol Specification and Process Decomposition “
28. Chapter 15.”Integrating SDL and VHDL for System-Level Hardware Design”
29. Session:Formal Reasoning about Regular Structures chair: Carlos Delgado Kloos
30. Chapter 16. Reasoning About Array Structures Using a Dependently Typed Logic
31. Chapter 17.”VHDL Description and Formal Verification of Systolic Multipliers”
32. Chapter 18.Transformational Rewriting with Ruby
33. Session: High Level Synthesis chair: Flavio Wagner
34. Chapter 19.”A Representation for the Binding of RT-Component Functionality to HDL Behavior”
35. Chapter 20.”Performance Specification and Measurement”
36. Chapter 21.”Automatic Synthesis of Sequential Synchronizations”
37. Session:Design Capture chair: Edmund M. Clarke
38. Chapter 22.”Specifying Hardware Systems in LOTOS”
39. Chapter 23.”HML: A Hardware Description Language Based on Standard ML”
40. Chapter 24.”An Efficient Object-Oriented Variation of the Statecharts Formalism for Distributed Real-Time Systems”
41. Chapter 25.”Linking System Design Tools and Hardware Design Tools
42. Chapter 26.”Automatic VHDL Model Generation System”
43. Chapter 27.Automatic VHDL Model Generation System
44. Chapter 28.”The Modeler’s Assistant: A CAD Tool for Behavioral Model Development”
45. Chapter 29.”Insulin: An Instruction Set Simulation Environment”
46. “Specification languages for communication protocols (invited presentation)”
47. Session: Timing Specifications in HDLs chair: John Brzozowski
48. Chapter 30.”Integrating Behavior and Timing in Executable Specifications”
49. Chapter 31.”ESP: An Executable Specification Language for Mixed Timing Control Circuits “
50. Session:Textual and Graphical HDLs chair: Robert Hum
51. Chapter 32.”UDL/I version Two: A New Horizon of HDL Standards”
52. Chapter 33.”Verilog HDL Modeling Styles for Formal Verification”
53. Chapter 34.”A Visual Hardware Description Language “
54. Chapter 35.”Textual/Graphical Design Concept-Level Synthesis”
55. Sessions : VHDL
56. Chapter 36.”System-Level Specification and Design Using VHDL: A Case Study”
57. Chapter 37.”A Denotational Definition of the VHDL Simulation Kernel”
58. Chapter 38.”Checking DFT Rules with a VHDL Simulator”
59. Chapter 39.”Parameterized VHDL entities for the simulation of hybrid circuits”
60. Chapter 40.”Modeling Timing Behavior of Logic Circuits Using Piecewise Linear Models”
61. Chapter 41.”Analog-VHDL: As an application, a real example”
دیگران دریافت کردهاند
معماری سخت افزار کامپیوتر، نرم افزار سیستم و شبکه: رویکردی به فناوری اطلاعات ۲۰۲۱
The Architecture of Computer Hardware, Systems Software, and Networking: An Information Technology Approach 2021
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
حاشیه نویسی گسترده داده های زیست پزشکی و ترکیب برچسب های خبره و یادگیری آگاه از سخت افزار برای تصویربرداری پزشکی و مداخله به کمک کامپیوتر: کارگاه های بین المللی، LABELS ۲۰۱۹، HAL-MICCAI ۲۰۱۹ و CuRIOUS ۲۰۱۹، که در ارتباط با MICCAI ۲۰۱۹ در شنژن، چین، ۱۳ و ۱۷ اکتبر ۲۰۱۹ برگزار شد، مجموعه مقالات
Large-Scale Annotation of Biomedical Data and Expert Label Synthesis and Hardware Aware Learning for Medical Imaging and Computer Assisted Intervention: International Workshops, LABELS 2019, HAL-MICCAI 2019, and CuRIOUS 2019, Held in Conjunction with MICCAI 2019, Shenzhen, China, October 13 and 17, 2019, Proceedings
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
استنباط آماری در عصر کامپیوتر ۲۰۱۶
Computer Age Statistical Inference 2016
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
ارزیابی سختافزاری رایانه از توابع ریاضی ۲۰۱۵
Computer-hardware Evaluation Of Mathematical Functions 2015
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
زبانهای توصیف سختافزار رایانه و کاربردهای آنها ۲۰۱۴
Computer Hardware Description Languages and their Applications 2014
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
مهندسی کامپیوتر: نگرشی از دیدگاه دک به طراحی سیستمهای سختافزاری ۲۰۱۴
Computer Engineering: A DEC View of Hardware Systems Design 2014
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
سایر کتابهای ناشر
Elsevier’s 2024 داروهای داخل وریدی: کتابچه راهنمای پرستاران و متخصصان بهداشت ۲۰۲۳
Elsevier’s 2024 Intravenous Medications: A Handbook for Nurses and Health Professionals 2023
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
بررسی امتحان جراحی Elsevier – کتاب الکترونیکی ۲۰۱۷
Elsevier’s Surgical Technology Exam Review – E-Book 2017
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
مرور آزمون علوم آزمایشگاهی پزشکی الزویر ۲۰۱۴
Elsevier’s Medical Laboratory Science Examination Review 2014
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
مرور جامع ژنتیک الزویر: به همراه دسترسی آنلاین به консультация دانشجویی ۲۰۱۱
Elsevier’s Integrated Review Genetics: With STUDENT CONSULT Online Access 2011
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
فارماکولوژی مرور یکپارچه الزویر: به همراه دسترسی آنلاین به STUDENT CONSULT ۲۰۱۱
Elsevier’s Integrated Review Pharmacology: With STUDENT CONSULT Online Access 2011
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
ایمونولوژی و میکروبیولوژی مرور جامع الزویر: با دسترسی آنلاین مشاور دانشجو ۲۰۱۱
Elsevier’s Integrated Review Immunology and Microbiology: With STUDENT CONSULT Online Access 2011
🏷️ 200,000 تومان قیمت اصلی: 200,000 تومان بود.129,000 تومانقیمت فعلی: 129,000 تومان.
✨ ضمانت تجربه خوب مطالعه
بازگشت کامل وجه
در صورت مشکل، مبلغ پرداختی بازگردانده می شود.
دانلود پرسرعت
دانلود فایل کتاب با سرعت بالا
ارسال فایل به ایمیل
دانلود مستقیم به همراه ارسال فایل به ایمیل.
پشتیبانی ۲۴ ساعته
با چت آنلاین و پیامرسان ها پاسخگو هستیم.
ضمانت کیفیت کتاب
کتاب ها را از منابع معتیر انتخاب می کنیم.
