شبکه روی تراشه: نسل بعدی یکپارچه‌سازی سیستم روی تراشه ۲۰۱۸
Network-on-Chip: The Next Generation of System-on-Chip Integration 2018

دانلود کتاب شبکه روی تراشه: نسل بعدی یکپارچه‌سازی سیستم روی تراشه ۲۰۱۸ (Network-on-Chip: The Next Generation of System-on-Chip Integration 2018) با لینک مستقیم و فرمت pdf (پی دی اف)

نویسنده

Santanu Kundu, Santanu Chattopadhyay

ناشر: CRC Press
voucher (1)

۳۰ هزار تومان تخفیف با کد «OFF30» برای اولین خرید

سال انتشار

2018

زبان

English

تعداد صفحه‌ها

388

نوع فایل

epub

حجم

1.0MB

🏷️ قیمت اصلی: 200,000 تومان بود.قیمت فعلی: 129,000 تومان.

🏷️ قیمت اصلی: ۳۷۸٬۰۰۰ تومان بود. قیمت فعلی: ۲۹۸٬۰۰۰ تومان.

📥 دانلود نسخه‌ی اصلی کتاب به زبان انگلیسی(PDF)
🧠 به همراه ترجمه‌ی فارسی با هوش مصنوعی 🔗 مشاهده جزئیات

پیش‌خرید با تحویل فوری(⚡️) | فایل کتاب حداکثر تا ۳۰ دقیقه(🕒) پس از ثبت سفارش آماده دانلود خواهد بود.

دانلود مستقیم PDF

ارسال فایل به ایمیل

پشتیبانی ۲۴ ساعته

توضیحات

معرفی کتاب شبکه روی تراشه: نسل بعدی یکپارچه‌سازی سیستم روی تراشه ۲۰۱۸

پاسخگویی به چالش‌های یکپارچه‌سازی سیستم-روی-تراشه

کتاب “شبکه-روی-تراشه: نسل بعدی یکپارچه‌سازی سیستم-روی-تراشه” به بررسی مسائل کنونی محدودکننده‌ی بازدهی ارتباطات تراشه-روی-تراشه می‌پردازد و “شبکه-روی-تراشه” (NoC) را به عنوان یک جایگزین امیدبخش بررسی می‌کند که طراحان را قادر می‌سازد با ادغام تعداد زیادی هسته بر روی یک سیستم-روی-تراشه (SoC)، یک ستون فقرات ارتباطی مقیاس‌پذیر، قابل استفاده مجدد و با عملکرد بالا تولید کنند. این کتاب یک نمای کلی از موضوعات مرتبط با طراحی مبتنی بر NoC ارائه می‌دهد: طراحی زیرساخت ارتباطی، روش‌شناسی ارتباطی، چارچوب ارزیابی و نگاشت برنامه‌ها بر روی NoC. همچنین به تشریح طراحی و ارزیابی ساختارهای مختلف NoC پیشنهادی، تکنیک‌های کم‌مصرف، مسائل مربوط به یکپارچگی سیگنال و قابلیت اطمینان، نگاشت برنامه‌ها، آزمایش و روندهای آینده می‌پردازد.

این کتاب با استفاده از مثال‌هایی از تراشه‌هایی که در صنعت و دانشگاه پیاده‌سازی شده‌اند، طراحی معماری کامل اجزای تأیید شده از طریق پیاده‌سازی در ابزارهای CAD صنعتی را ارائه می‌دهد. همچنین به شرح تحقیقات و توسعه‌های NoC می‌پردازد، اثبات‌های نظری را برای تقویت رویه‌های تحلیل در بر می‌گیرد و شامل الگوریتم‌های مورد استفاده در طراحی و سنتز NoC است. به علاوه، مسائل نوظهور دیگر NoC مانند طراحی NoC کم‌مصرف، مسائل مربوط به یکپارچگی سیگنال، تست NoC، پیکربندی مجدد، سنتز و طراحی NoC سه بعدی را نیز در نظر می‌گیرد.

این کتاب شامل 12 فصل است و موضوعات زیر را پوشش می‌دهد:

  • تکامل NoC از SoC—چالش‌های تحقیق و توسعه آن
  • پروتکل‌های NoC، تشریح کنترل جریان، توپولوژی‌های شبکه‌ی موجود، مکانیزم‌های مسیریابی، تحمل خطا، پشتیبانی از کیفیت خدمات و طراحی رابط‌های شبکه
  • استراتژی‌های طراحی روتر که در NoCها دنبال می‌شوند
  • مکانیزم ارزیابی معماری‌های NoC
  • استراتژی‌های نگاشت برنامه که در NoCها دنبال می‌شوند
  • تکنیک‌های طراحی کم‌مصرف که به طور خاص در NoCها دنبال می‌شوند
  • مسائل مربوط به یکپارچگی سیگنال و قابلیت اطمینان NoC
  • جزئیات استراتژی‌های تست NoC که تاکنون گزارش شده است
  • مشکل سنتز NoCهای خاص برنامه
  • مسائل مربوط به طراحی NoC قابل پیکربندی مجدد
  • جهت‌گیری تحقیقات و توسعه‌ی آینده در زمینه‌ی NoC

کتاب “شبکه-روی-تراشه: نسل بعدی یکپارچه‌سازی سیستم-روی-تراشه” موضوعات اساسی، فناوری و روندهای آینده‌ی مرتبط با طراحی مبتنی بر NoC را پوشش می‌دهد و می‌تواند توسط مهندسان، دانشجویان، محققان و سایر متخصصان صنعت علاقه‌مند به معماری کامپیوتر، سیستم‌های تعبیه شده و سیستم‌های موازی/توزیع شده مورد استفاده قرار گیرد.


فهرست کتاب:

۱. روی جلد

۲. صفحه عنوان فرعی

۳. صفحه عنوان

۴. صفحه حق تکثیر

۵. فهرست مطالب

۶. پیشگفتار

۷. نویسندگان

۱. مقدمه

۲. شبکه‌های اتصال داخلی در شبکه روی تراشه

۳. طراحی معماری شبکه روی تراشه

۴. ارزیابی معماری‌های شبکه روی تراشه

۵. نگاشت کاربرد بر روی شبکه روی تراشه

۶. تکنیک‌های کم‌توان برای شبکه روی تراشه

۷. یکپارچگی سیگنال و قابلیت اطمینان شبکه روی تراشه

۸. آزمایش معماری‌های شبکه روی تراشه

۹. سنتز شبکه روی تراشه ویژه کاربرد

۱۰. طراحی شبکه روی تراشه پیکربندی‌پذیر

۱۱. یکپارچه‌سازی سه‌بعدی شبکه روی تراشه

۱۲. نتیجه‌گیری‌ها و روندهای آتی

۲۰. نمایه

توضیحات(انگلیسی)

Addresses the Challenges Associated with System-on-Chip Integration

Network-on-Chip: The Next Generation of System-on-Chip Integration examines the current issues restricting chip-on-chip communication efficiency, and explores Network-on-chip (NoC), a promising alternative that equips designers with the capability to produce a scalable, reusable, and high-performance communication backbone by allowing for the integration of a large number of cores on a single system-on-chip (SoC). This book provides a basic overview of topics associated with NoC-based design: communication infrastructure design, communication methodology, evaluation framework, and mapping of applications onto NoC. It details the design and evaluation of different proposed NoC structures, low-power techniques, signal integrity and reliability issues, application mapping, testing, and future trends.

Utilizing examples of chips that have been implemented in industry and academia, this text presents the full architectural design of components verified through implementation in industrial CAD tools. It describes NoC research and developments, incorporates theoretical proofs strengthening the analysis procedures, and includes algorithms used in NoC design and synthesis. In addition, it considers other upcoming NoC issues, such as low-power NoC design, signal integrity issues, NoC testing, reconfiguration, synthesis, and 3-D NoC design.

This text comprises 12 chapters and covers:

  • The evolution of NoC from SoC—its research and developmental challenges
  • NoC protocols, elaborating flow control, available network topologies, routing mechanisms, fault tolerance, quality-of-service support, and the design of network interfaces
  • The router design strategies followed in NoCs
  • The evaluation mechanism of NoC architectures
  • The application mapping strategies followed in NoCs
  • Low-power design techniques specifically followed in NoCs
  • The signal integrity and reliability issues of NoC
  • The details of NoC testing strategies reported so far
  • The problem of synthesizing application-specific NoCs
  • Reconfigurable NoC design issues
  • Direction of future research and development in the field of NoC

Network-on-Chip: The Next Generation of System-on-Chip Integration covers the basic topics, technology, and future trends relevant to NoC-based design, and can be used by engineers, students, and researchers and other industry professionals interested in computer architecture, embedded systems, and parallel/distributed systems.


Table of Contents

1. Cover

2. Half Title

3. Title Page

4. Copyright Page

5. Table of Contents

6. Preface

7. Authors

1. Introduction

2. Interconnection Networks in Network-on-Chip

3. Architecture Design of Network-on-Chip

4. Evaluation of Network-on-Chip Architectures

5. Application Mapping on Network-on-Chip

6. Low-Power Techniques for Network-on-Chip

7. Signal Integrity and Reliability of Network-on-Chip

8. Testing of Network-on-Chip Architectures

9. Application-Specific Network-on-Chip Synthesis

10. Reconfigurable Network-on-Chip Design

11. Three-Dimensional Integration of Network-on-Chip

12. Conclusions and Future Trends

20. Index

دیگران دریافت کرده‌اند

✨ ضمانت تجربه خوب مطالعه

بازگشت کامل وجه

در صورت مشکل، مبلغ پرداختی بازگردانده می شود.

دانلود پرسرعت

دانلود فایل کتاب با سرعت بالا

ارسال فایل به ایمیل

دانلود مستقیم به همراه ارسال فایل به ایمیل.

پشتیبانی ۲۴ ساعته

با چت آنلاین و پیام‌رسان ها پاسخگو هستیم.

ضمانت کیفیت کتاب

کتاب ها را از منابع معتیر انتخاب می کنیم.